extrait_catalogue
Systèmes Électroniques Embarqués
Semester 5 -
MODULE UV TITLE PARTICIPANTS ECTS
SEE5-B Électronique numérique et analogique (mise
à niveau) D. DALLET (resp) 5.00
EA100 Electronique Analogique (mise à niveau) F. RIVET (resp) 2.50
EN110 Électronique Numérique (Mise à niveau) D. DALLET (resp) 2.50
26/05/2017 - 02:21:19 1
extrait_catalogue
EA100 : Electronique Analogique (mise à niveau)
Shared by UV(s) :
SEE5-B Électronique numérique et analogique (mise à niveau)
ECTS credits :
2.50
Number of hours :
Combined lecture and tutorial classes : 40.00
Teacher(s) :
RIVET François
Title :
Electronique Analogique (mise à niveau)
Abstract :
Cours de mise à niveau d'électronique analogique
Plan :
- Rappels
+ Introduction
+ Circuits électriques
+ Dipôles passifs non linéaires (Diode)
1 - Modèles simples et schémas équivalents statiques associés aux zones de fonctionnement.
2 - Modèles en petits signaux
- Le transistor bipolaire
+ Présentation
+ Caractéristiques statiques
1 - Zones de fonctionnement
2 - Modèles simples (gain en courant, tension d’Early..) et schémas équivalents statiques associés aux
zones de fonctionnement.
+ Utilisation en petits signaux (ampli classe A)
1 - Critères de polarisation
2 - Schémas équivalents en petits signaux
+Montages amplificateurs fondamentaux en régime de petits signaux
1 - Modèles d’un montage amplificateur en régime de petits signaux
2 - Montages fondamentaux à un transistor en régime de petits signaux
+ Modélisation des six montages fondamentaux à un transistor
+ Principaux résultats associés aux montages fondamentaux
- Montages fondamentaux
+ Miroirs de courant
1 - Modèle idéal
2 - Miroir de courant élémentaire
3 - Autres miroirs : Wilson, cascode, Wilson compensé
+ Paire différentielle
1 - Modèle idéal
2 - Schémas avec NPN
3 - Attaques en modes différentiel pur, commun pur et quelconque
4 - Taux de réjection du mode commun
- Le transistor MOS
+ Présentation
+ Caractéristiques statiques
1 - Zones de fonctionnement
2 - Modèles simples et schémas équivalents statiques associés aux zones de fonctionnement.
26/05/2017 - 02:21:19 2
extrait_catalogue
3 - Schémas équivalents en petits signaux
+ Utilisation en électronique numérique
1 - Fonctionnement « inverseur »
2 - Application à l’algèbre de Boole
3 - Porte ET, OU, NAND, NOR etc …
Evaluation :
Contrôle continu 30%
TP 20%
Examen final 50%
Keyword(s) :
diode, transistor bipolaire, transistor MOS, miroir de courant, paire différentielle
26/05/2017 - 02:21:19 3
extrait_catalogue
EN110 : Électronique Numérique (Mise à niveau)
Shared by UV(s) :
SEE5-B Électronique numérique et analogique (mise à niveau)
ECTS credits :
2.50
Number of hours :
Combined lecture and tutorial classes : 48.00
Teacher(s) :
DALLET Dominique
Title :
Électronique Numérique (Mise à niveau)
Abstract :
L'objectif de ce module est de mettre à niveau l'ensemble de la promotion sur les notions de base de
l'électronique numérique : Numération, Algèbre de Boole, Logique combinatoire et logique séquentielle. Une
introduction au langage VHDL est donnée pour servir de support aux différents TP et projets.
Plan :
- Numération
+ Représentation binaire naturel et ses opérations arithmétiques associées
+ Représentation binaire signé et ses opérations arithmétiques associées
+ Représentation flottant IEEE 754 et ses opérations arithmétiques associées
- Algèbre de Boole
+ Fonctions logiques élémentaires
+ Simplification des fonctions logiques
1 - Méthodes algébriques
2 - Méthodes graphiques (Tableau de Karnaugh)
+ Opérateurs logiques élémentaires (ET, OU, NON, NAND, NOR, ...)
- Logique combinatoire
+ Définition
+ Synthèse d'un système combinatoire
1 - Codeurs/Décodeurs
2 - Multiplexeurs/Démultiplexeurs
3 - Comparateur
4 - Additionneur
+ Unité Arithmétique Logique
- Eléments de base en logique séquentielle
+ Logique séquentiel : définition
+ La bascule D Latch
+ La bascule D flip-flop
+ Les registres
- Les compteurs
+ Les compteurs asynchrones
+ Les compteurs synchrones
+ Les circuits synchrones
- Les fonctions séquentielles complexes
+ Les mémoires
+ Les machines à états finis
+ Mise en oeuvre des machines à états finis
26/05/2017 - 02:21:19 4
extrait_catalogue
- Introduction au langage VHDL
Evaluation :
Examen (60%) + Projet (40%)
26/05/2017 - 02:21:19 5
1 / 5 100%
La catégorie de ce document est-elle correcte?
Merci pour votre participation!

Faire une suggestion

Avez-vous trouvé des erreurs dans linterface ou les textes ? Ou savez-vous comment améliorer linterface utilisateur de StudyLib ? Nhésitez pas à envoyer vos suggestions. Cest très important pour nous !