Processeurs Réseau PAPR (1)
UE de M2 février / mars 2007
Daniela Genius
LIP6
Contenu du cours
Principes & Contraintes d’architecture des
processeurs réseau
Conception des Processeurs Réseau
Etude du Marché des PR
Exemples de processeurs réseau :
IBM Power NP, Intel IXP
Processeur Réseau LIP6
Contenu
Introduction
Motivation
Qu’est-ce qu’un Processeur Réseau?
Quelques exemples d’utilisation des PR
Principes d’architecture & fonctionnement
de différents composants
Concept de NIC (Network Card Interface)
Étude de systèmes purement logiciels,
matériels associés & leçons à tirer
Motivation
augmentation des débits binaires
évolution continue des protocoles et des
applications
coût élévé de conception de systèmes
durée élevée de l’implémentation et du test
risque d’erreurs de conception
réutilisation de matériel dédié (ASIC) souvent
impossible
Un Processeur réseau est àla fois spécialisé et
programmable
Bande passante (Moctets/s)
100,000
0.1
1
1000
1980 1990 1995
1985 2000
DS0
année
64K
1.5M
DS1
10
100 DS3 44Mb
OC12
622Mb
x24
x28
x12
10Gb
x16
10,000 OC192 x4
OC768 40Gb
2005
PR
DS= Digital
Signal/signal
numérique
OC = Optical
Carrier/fibre
optique
diapositive de E. Sicard
Evolution des Réseaux
1 / 78 100%
La catégorie de ce document est-elle correcte?
Merci pour votre participation!

Faire une suggestion

Avez-vous trouvé des erreurs dans linterface ou les textes ? Ou savez-vous comment améliorer linterface utilisateur de StudyLib ? Nhésitez pas à envoyer vos suggestions. Cest très important pour nous !