Page 1/2 Cyril VIDAL
Cyril VIDAL 25ans
500 avenue Bel Air Nationalité Française
06270 Villeneuve-Loubet cyril.vidal@netcourrier.com
0684112827
Ingénieur électronique
Design de carte analogique/numérique
Développements logiciels embarqués
Diplôme
2005 Diplômé de l’école CUST, Architecture des systèmes et des composants numériques, Clermont Ferrand
2002 Classe préparatoire TSI (Technologie et Sciences Industrielles), Lycée Lafayette, Clermont-Ferrand
1999 Baccalauréat STI (Sciences et Techniques Industrielles) électrotechnique, Lycée Dupuy, Le Puy-en-Velay
Expériences professionnelles
2006 Texas Instruments, Villeneuve-Loubet 5 mois
Etablir les spécifications hardwares des puces pour téléphone portable afin de faciliter leurs mises en œuvre auprès
des clients.
Spécifications des contraintes hardware des puces applicatives/multimédia OMAP
Description des caractéristiques des entrées/sorties (pull up/down, buffer)
Définition des contraintes électriques (alimentations, consommations, power up/down)
Caractérisation des horloges, des PLLs et du Quartz (Jitter, Duty cycle, temps de montée…)
Descriptions des interfaces de l’OMAP (protocoles de communications, contraintes timing)
Rédaction du Data Manual (DM) (400 pages environ)
Contribution à l’amélioration du procès de développement du DM (méthodologie)
Support auprès des clients
Environnement technique : Clearcase, Clearquest, Word, Excel.
2005 Watts Electronics, Rosières 10 mois
Etude et conception d’une centrale de programmation pour chauffage électrique communiquant par courant
porteur en vue de son industrialisation.
Recherche de l’existant
Normes en vigueur
Protocoles de communications existants (x10, x2d, knx)
Solutions technologiques existantes (contacts avec les fournisseurs, études des produits
concurrents)
Ecriture du cahier des charges
Développement de prototypes
Mise en œuvre d’un émetteur courant porteur à partir d’un microcontrôleur Samsung pilotant le
composant ST7538 (modem FSK pour courant porteur) de ST microelectronics.
- Programmation en ASM de l’interface microcontrôleur / Modem courant porteur
- Adaptation de l’alimentation existante
- Réalisation d’une carte prototype (schéma et CAO Cadstar)
Evaluation d’une demoboard courant porteur articulé autour du microcontrôleur DSP56F de
Freescale et d’une isolation optique avec le composant HCPL-800J d’Agilent
Réalisation d’un récepteur courant porteur autour du microcontrôleur PSOC de Cypress
(spécifications hardware et software)
- Définition puis implantation de l’architecture suivante grâce aux blocs analogiques et
numériques du composant PSOC
Filtre passe bande tel que Fc= Fmodulation pour éliminer les parasites
Diminution de la fréquence par un mélangeur
Démodulation par un Corrélateur
Mise en forme du signal démodulé
Page 2/2 Cyril VIDAL
- Réalisation d’une carte prototype (schéma et CAO avec le logiciel Cadstar)
Développement d’un récepteur courant porteur à partir d’AOP et de transistor MOS (filtrage
actif avec contrôle de gain)
- Filtre passe bande d’entrée
- Amplification du signal avec un contrôle de gain effectué par un Mos
- Démodulation du signal à partir d’AOPs
- Mise en forme du signal
- Réalisation d’une carte prototype (schéma et CAO avec le logiciel Cadstar)
Sélection de l’architecture offrant le meilleur rapport qualité/prix.
Mise en œuvre de tests de validation et CEM en vue de la production.
Environnement technique : Langage C et ASM, Microcontrôleur Cypress, DSP Motorola, Logiciel CAO
Cadstar, oscilloscope, générateur de signaux, analyseur de spectre.
2004- Landis+Gyr, Montluçon 7 mois
Etude et conception d’un système d’analyse de la consommation de l’énergie électrique
Ecriture du cahier des charges
Définition de l’architecture électronique du système
Réalisation d’une chaîne d’acquisition articulée autour d’un CAN cadencée à 50Mhz, d’un CPLD Altera,
d’une mémoire FIFO (Cypress) et d’un microcontrôleur PIC de Microchip.
Ecriture des spécifications hardware et software
Choix des composants
Programmation en C du microcontrôleur
- mise en œuvre d’une liaison RS232 entre le microcontrôleur PIC et un PC
- gestion d’une liaison I2C en direction d’une horloge temps réel
- utilisation des interruptions externe et timer pour gérer une liaison série en direction du
compteur EDF
- Décodage de la trame envoyée par le compteur EDF
- Gestion du flux de données à envoyer au PC
Programmation en VHDL du CPLD pour piloter la mémoire FIFO
- Validation par simulation des contraintes timing
- Mise en place d’une liaison JTAG pour la programmation in-situ du CPLD
Réalisation d’une carte prototype avec le logiciel Cadence (schéma, création de composants,
placement, routage)
Réalisation de tests de validation
Environnement technique : Langages C et VHDL, Microcontrôleur Microchip, Logiciel MPLAB, CPLD
Altera, Logiciel MAXplus+2, Logiciel MPLAB, CAO CADENCE (Concept HDL et Allegro), Oscilloscope
et analyseur numérique.
1 / 2 100%
La catégorie de ce document est-elle correcte?
Merci pour votre participation!

Faire une suggestion

Avez-vous trouvé des erreurs dans linterface ou les textes ? Ou savez-vous comment améliorer linterface utilisateur de StudyLib ? Nhésitez pas à envoyer vos suggestions. Cest très important pour nous !