Architecture Logicielle et matérielle
Cours 7 : éléments de construction du processeur LC3
d’après le cours de Nicolas Louvet
et
Laure Gonnord
Licence d’info - Université Lyon 1 - FST
Introduction
Notre but sera ici de montrer comment il est possible
d’ébaucher la micro-architecture du processeur LC3 suivant le
modèle de Von Neumann :
une mémoire centrale contient le programme et les
données ;
l’unité centrale de traitement (l’UCT) exécute le
programme contenu en mémoire centrale.
Laure Gonnord (L2/FST/Univ Lyon1) ArchiL2 (LIF6) Cours 07 : processeur LC3 2014 2 / 23
Chemin de données
Il va donc nous falloir mettre au point tout le chemin de
données de notre UCT. En voici une vue d’ensemble :
Laure Gonnord (L2/FST/Univ Lyon1) ArchiL2 (LIF6) Cours 07 : processeur LC3 2014 3 / 23
Méthode
Définition
Le chemin de données est l’ensemble des circuits qui
permettent le traitement des instructions et des données,
hormis toute la partie contrôle.
Dans la suite, nous allons :
rappeler les éléments architecturaux du LC3
mettre en place un chemin de données adapté pour
l’architecture décrite.
parler (brièvement) d’automate de contrôle pour l’unité de
contrôle du processeur.
Laure Gonnord (L2/FST/Univ Lyon1) ArchiL2 (LIF6) Cours 07 : processeur LC3 2014 4 / 23
Méthodologie de synchronisation
1Méthodologie de synchronisation
2Architecture LC3 : chemin de données
3Signaux de contrôle - automate de contrôle
Laure Gonnord (L2/FST/Univ Lyon1) ArchiL2 (LIF6) Cours 07 : processeur LC3 2014 5 / 23
1 / 22 100%
La catégorie de ce document est-elle correcte?
Merci pour votre participation!

Faire une suggestion

Avez-vous trouvé des erreurs dans linterface ou les textes ? Ou savez-vous comment améliorer linterface utilisateur de StudyLib ? Nhésitez pas à envoyer vos suggestions. Cest très important pour nous !