page 1/3
TP N°4 INTRODUCTION AUX CIRCUITS LOGIQUES SUITE
PRE-REQUIS OBJECTIFS
SAVOIR :
Identifier un circuit intégrer
Utiliser le logiciel de simulation
SAVOIR :
Valider par la simulation et la
mesure, les performances des
fonctions électroniques.
Différentier le seuil de
commutation d’une porte TTL et CMOS
Lire un logigramme et simplifier
une équation logique
SAVOIR-FAIRE :
Utiliser un banc de mesures.
SAVOIR-FAIRE :
Mettre en œuvre un CI TTL et
CMOS
Vérifier les caractéristiques de la
porte logique par des mesures.
Interpréter les résultats de la
simulation d’une fonction logique a
collecteur ouvert
Observations
Chronologie
Durée 2H
Caractéristique de
transfert d’un CI
TLL
Idem CMOS
Simulation
collecteur ouvert
logigrammes
Moyens mis en œuvre
Documentation sur le
logiciel de simulation
en électronique
(internet)
Mallette de simulation
Ordinateur+Logiciel de
simulation électronique
(ORCAD9) .
Evaluations :
Autonomie de l’élève.
Lecture de la documentation.
Relevés des mesures.
Interprétations.
Conclusions Réflexions.
page 2/3
1. ETUDE DES DIFFERENTES PORTES LOGIQUES
1.1 CI
A SORTIE CLASSIQUE
:
1.1.1 TTL:sortie TOTEM POLE
On donne le montage suivant :
1. Réaliser le montage sur simulateur logique on utilisera
en plus une alimentation variable de 0V à 5V (relier
les masses ensembles ! ! !)
2. Tracer la caractéristique Vs=f(Ve)
3. Conclusion (valeur du seuil de basculement) ?
1.1.2 CMOS
On donne le montage suivant :
Remarque : Vcc s’appelle alors VDD et GND s’appelle
VSS
VDD=5V et VSS=0V
Répondre aux même questions que dans la partie 1.1.1
Conclusion (seuil de basculement a comparer a celui de la technologie TTL)?
1.2 S
ORTIE COLLECTEUR OUVERT
(
SIMULATION
)
On donne le
schéma suivant qui
permet de réaliser
une adaptation de
niveau de tension
entre un montage
de base à circuit
TTL et un montage
à base de circuit
CMOS alimenté
sous VDD=15V
Ve Vs
7404
3
1
Ve
Vs
0V à 5V
R1
1k
0
0
V2
+15
U1A
7401
2
3
1
VS
V1
5
page 3/3
Utiliser orcad9 pour étudier le fonctionnement du circuit collecteur ouvert 7401.
A quoi sert la résistance R ?
Faire les mesures de VS pour les 2 états logiques de l’entrée v1 (5V puis 0V)
Conclusion (intérêt d’un circuit de type collecteur ouvert)?
2. ETUDE THEORIQUE:
&
B
C
A
&
B
C
A
&
&
C
A
&
&
B
1.3
TRAVAIL A REALISER
:
Ecrire les expressions logiques de ces trois circuits.
Donner les tables de vérité correspondantes.
1.3.1 On considère maintenant une équation booléenne:
X=L(K(K+L)+M)
1.3.1.1 travail à réaliser:
Donner après simplification l'équation de X.
Représenter le logigramme correspondant à cette équation logique simplifiée en utilisant
que des portes NAND.
1 / 3 100%
La catégorie de ce document est-elle correcte?
Merci pour votre participation!

Faire une suggestion

Avez-vous trouvé des erreurs dans linterface ou les textes ? Ou savez-vous comment améliorer linterface utilisateur de StudyLib ? Nhésitez pas à envoyer vos suggestions. Cest très important pour nous !