Faculté des Sciences, Université Montpellier 2 GMEE102 : Intro, 2012-2013
Initiation à la Conception
des Circuits
Intégrés
UE GMEE102
1 10/09/2012Y[email protected]
des Circuits
Intégrés
Numériques et Analogiques
Yves Bertrand
Michel Renovell
Serge Bernard
Faculté des Sciences, Université Montpellier 2 GMEE102 : Intro, 2012-2013
M1
Mention : Électronique - Électrotechnique - Automatique
M2
Capteurs et Systèmes Associés
Électroniques, Photonique et
Nanotech
Organisation des enseignements Master EEA
GMEE102
OPT
OBL
2 10/09/2012Y[email protected]
Électroniques, Photonique et
Nanotech
Énergie et Fiabilité
Optoélectronique / Hyperfréquence
Robotique
Systèmes Microélectroniques
Métiers de l’Enseignement et Ingénieries
Sûreté Fonctionnement Ingénierie Spatiale
Habilitation 2011-2014
OBL
OBL
OBL
Faculté des Sciences, Université Montpellier 2 GMEE102 : Intro, 2012-2013
GMEE102 : mots clés
Microélectronique
SoC / SiP (System On Chip, System In Package)
Technologie CMOS
3 10/09/2012Y[email protected]
Technologie CMOS
Masques de circuits intégrés (IC)
Conception et simulation d'AOP CMOS
Dimensionnement transistors
Conception et optimisation de fonctions digitales
Faculté des Sciences, Université Montpellier 2 GMEE102 : Intro, 2012-2013
GMEE102 : objectifs
Maîtriser les bases de la conception et de la simulation de blocs
analogiques et digitaux CMOS
Rendre l'étudiant capable d’analyser et de concevoir les montages
AOP CMOS les plus couramment utilisés dans l'industrie
4 10/09/2012Y[email protected]
AOP CMOS les plus couramment utilisés dans l'industrie
microélectronique (AOP CMOS à 2 ou 3 étages) ainsi que certaines
structures conceptuellement plus avancées (exemple : AOP de type
"cascode replié")
Rendre l'étudiant capable d’utiliser un flot de conception de
circuits intégrés digitaux en utilisant les outils industriels
spécifiques (CAO)
Faculté des Sciences, Université Montpellier 2 GMEE102 : Intro, 2012-2013
GMEE102 : contenu
Procédés de fabrication
Notion d'étapes technologiques
Masques de fabrication
Conception circuits analogiques
Cellules CMOS de base
(rappel)
5 10/09/2012Y[email protected]
Cellules CMOS de base
(rappel)
Amplificateurs CMOS : 1, 2 & 3 étages ; structures avancées
Simulation spice des cellules et AOP étudiés
Conception circuits digitaux
Portes logiques simples
Portes complexes ANDORI
Logique domino
Optimisation en vitesse
1 / 12 100%