VALIDEUSE DE BILLET D’AVION C1 – ETUDE DE LA FONCTION FP1 : DETECTION DE PRESENCE : C11 Ils permettent de connaître la position du billet au cours de son cheminement dans l’appareil. C121 Le composant 4069 est de technologie CMOS. Les entrées sont constituées de transistors à effet de champ MOS (donc à grille isolée) : Le courant d’entrée est nul. C122 Capteur Optoélectronique CNY36 ses caractéristiques sont : 1.2V < VF < 1.6V CTRmin = 1% C123 Courant IC nominal dans le phototransistor PT23 quand celui-ci est saturé. Saturation donc Vce=Vcesat Icsat VccVcesat 50.4 300µA R31R62 15300 C124 Il faut : I F Icsat I F 30mA d’où la condition suivante sur la résistance R60 : CTRmin R60VccVF 51.2 126 IF 0.03 C125 Choix de la valeur normalisée série E12 (5+/-5%) R60norm=120 (R60*1.05=126) C13 Voir DR1 corrigé C14 Vitesse linéaire : v=2m/s Longueur du billet : L=203mm Il faut que le billet reste plus de t>10µs pour que l’information soit prise en compte. Tableau de proportionnalité : 1s 101.5ms 2m 203mm Le billet reste 101.5ms devant le capteur ce qui est supérieur au temps minimum requis (10µs) donc la compatibilité est assurée. C2 – ETUDE DE LA FONCTION FP2 : DETECTION SENS : C21 Voir DR1 corrigé. C22 : ETUDE DE FS22 « Amplification à gain variable » ET FS23 « Commande de gain » C221 Ron=2500 qui est très inférieure devant les résistances de contre-réaction R107 et R106 de 270k. C222 Défaut lecture = 0 Défaut lecture = 1 Rcr=135k (R107 et R106 en parallèle en négligeant Ron) Rcr=270k (R107) C223 Défaut lecture = 1 Rcr=270k (R107) V+=V- (L’ali est contre-réactionné) D’après superposition on obtient : V 6*R163Va*R162 R163 R162 VVb*R107V1*R161 R107R161 On sait que R161=R163 et R162=R107, donc en simplifiant et en égalisant V+etV- on obtient : V1 R162 (VaVb)6 R163 soit sous la forme : V1=K1(Va-Vb)+K2 K1=R162/R163=27 et K2=6V. C23 – ETUDE DE FS24 : « Amplification » C231 Le signal V2 en l’absence de documentation du composant LF353 peut varier dans toute la plage d’alimentation du composant soit entre 0V et 12V C232 Voir DR2 corrigé C24 : ETUDE DE FS25 : « Comparaison » C241 Loi du pont diviseur de tension à vide (courant d’entrée nul de U57) Vref R105 *128.25V R105R104 C242 V3 (V) 5 V2(V) 0 8.25 12 C243 Le symbole indiqué sur le LM339 est celui de la sortie à collecteur ouvert. Il faut donc adjoindre à la sortie du composant une résistance de polarisation du transistor de sortie. C244 Voir DR2 corrigé C25 ETUDE DE FS26 : « Elaboration d’une impulsion calibrée » C251 Monostable re-déclenchable actif sur front descendant du signal V3. C252 Durée nominale de l’impulsion de sortie : Tw=R38*C45=4.7ms. C253 Voir DR2 corrigé. C3 – ETUDE DE FP6 : GESTION DE PROCESSUS : C31 Circuit U2 15 fils d’adresses 8 fils de données soit 215 mots de 8 bits (M=32768 et B=8) Circuit U3 16 fils d’adresses 8 fils de données soit 216 mots de 8 bits (M=65538 et B=8) C32 La fonction décodage d’adresse permet de sélectionner le composant U2 ou U3 auquel sont destinées les adresses et les données. (identification du composant avec lequel on dialogue). C33 IO/M=0 IO/M=1 Sélection de U6 Sélection de U5 qui est utile à la sélection des circuits d’interfaçage d’E/S. C34 Il faut CS =0 pour valider la RAM Il faut CS =0 pour valider l’EPROM RAM A13.A14.A15 A13.A14.A15 A13.A14.A15 EPROM A13.A14.A15 A13.A14.A15 A13.A14.A15 A13.A14.A15 C35 Voir DR3 corrigé.